Дизайн-центр ООО «Аккорд» ведет разработки в области проектирования систем на кристалле и их составных частей для применения в робототехнике, системах управления, беспроводной связи и IoT-приложениях.
Основной профиль дизайн-центра – разработка архитектур СнК, процессорных ядер, СФ-блоков и шинных структур, а также оригинальных методик тестирования процессорных ядер, СФ-блоков и СнК в целом; разработка встроенных систем на базе СнК и ПЛИС.
На предприятии ведутся разработки в области архитектуры RISC-V — расширяемой открытой и свободной системы команд и процессорной архитектуры на основе концепции RISC, предназначенной для создания процессоров/микроконтроллеров и разработки ПО. Спецификации архитектурных описаний RISC-V свободно доступны и бесплатны (в отличие, например, от ARM) для любого использования, включая коммерческие реализации непосредственно в кремнии или для конфигурирования ПЛИС.
Таким образом, архитектура RISC-V является санкционно-независимой, что ставит ее во главу угла отечественной электроники и оптимальным решением для современных систем-на-кристалле.
В портфеле организации имеется ряд верифицированных СФ-блоков (процессорные ядра, блоки интерфейсов, модемы и кодеки, блоки шифрования-расшифрования и др.) для реализации заказчикам в виде исключительных и неисключительных лицензий.
Сотрудники дизайн-центра имеют опыт работы с ОС Embedded Linux, QNX, FreeRTOS, в том числе их портирование на аппаратные средства.
При поставке лицензий на СФ-блоки по договору с заказчиками, ООО "Аккорд" предоставляет следующее ПО и документацию:
– RTL код на языке Verilog;
– файл временных ограничений SDC;
– файлы проекта для САПР Quartus (референсный дизайн для ПЛИС Altera);
– тестовое ПО с проверкой всех режимов работы;
– инструкция по настройке и программированию.
Результаты работ коллектива предприятия отражен в публикациях на всероссийских и международных научно-технических конференциях, совместно с ведущими ВУЗами и дизайн-центрами.
Научные публикации по профильным тематикам
Алгоритм построения быстрых хеш-функций, основанных на замещении символов
Дябин М.И., Решетников А.В.
Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2022. С. 32-37. DOI: 10.31114/2078-7707-2022-4-32-37
Быстрый метод генерации псевдослучайных векторов большой размерности для тестирования систем на кристалле
Дябин М.И., Решетников А.В., Саксонов Е.А.
Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2021. Выпуск 4. С. 86-91. doi:10.31114/2078-7707-2021-4-86-91
Разработка системы на кристалле для абонентского спутникового терминала системы «Гонец-Д1М»
Архипкин В.Я., Дябин М.И., Ерохин В.В., Шеблаев М.В.
Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2021. Выпуск 4. С. 93-98. doi:10.31114/2078-7707-2021-4-93-98
Перспективы применения специализированного связного вычислителя в приборном комплексе автоматической гидрометеорологической станции
В. Я. Архипкин, В. А. Большаков, Т. В. Векшина, М. И. Дябин, В. В. Ерохин
Известия высших учебных заведений. Приборостроение, т.64, №5, 2021 г., сс.345-352.
A methodology for testing the microprocessor core of a system on chip with a x86-compatible microprocessor II
Saksonov Evgeniy, Dyabin Mikhail, Reshetnikov Artyom
Conference of open innovations association, FRUCT, №28, 2021 г., сс.614-620.
Подход к эффективной реализации отечественных криптоалгоритмов в виде СФ-блоков для систем на кристалле
Архипкин В.Я., Дябин М.И., Ерохин В.В., Леохин Ю.Л., Большаков В.А., Векшина Т.В.
Проблемы информационной безопасности. Компьютерные системы, №4, 2020 г., сс.47-52.
Разработка цифровых модемов радиорелейной и тропосферной связи с использованием системы на кристалле 5580ТР016
Александров А.В., Ерохин В.В., Архипкин В.Я., Халиков Р.Р., Леохин Ю.Л.
Труды VI Международной научной конференции "Электронная компонентная база и микроэлектронные модули", Крым, г. Ялта, 28 сентября - 3 октября 2020 г.
Построение высокопроизводительной СнК на основе 16-разрядного процессорного ядра
В.Я. Архипкин, М.И. Дябин, В.В. Ерохин, Ю.Л. Леохин, Труды IX Всероссийской научно-технической конференции
Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2020. Выпуск 4. С. 134-139. doi:10.31114/2078-7707-2020-4-134-139.
Методика тестирования процессорного ядра системы на кристалле с x86-совместимым микропроцессором
М.И. Дябин, А.В. Решетников, Е.А. Саксонов
Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2020. Выпуск 3. С. 172-179. doi:10.31114/2078-7707-2020-3-172-179.